Große Auswahl an günstigen Büchern
Schnelle Lieferung per Post und DHL

Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren

Über Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren

Mit dem Erreichen der Grenzen der konventionellen MOSFET-Skalierung werden neue Techniken untersucht, um die Leistungsfähigkeit der CMOS-Technologie dem bisherigen Trend folgend weiter zu steigern. Einer dieser Ansätze ist die Verwendung mechanischer Verspannungen im Transistorkanal. Mechanische Verspannungen führen zu Kristalldeformationen und ändern die elektronische Bandstruktur von Silizium, so dass n- und p-MOSFETs mit verspannten Kanälen erhöhte Ladungsträgerbeweglichkeiten und demzufolge eine gesteigerte Leistungsfähigkeit aufweisen. Die vorliegende Arbeit beschäftigt sich mit den Auswirkungen mechanischer Verspannungen auf die elektronischen Eigenschaften planarer Silicon-On-Insulator-MOSFETs für Höchstleistungsanwendungen sowie mit deren Optimierung und technologischen Begrenzungen. Die unterschiedlichen Konzepte zur Erzeugung der Verspannung werden kurz rekapituliert. Wesentliche Parameter für eine Erhöhung der Verspannung werden mit Hilfe von Experimenten und numerischen Simulationen bestimmt und technologische Herausforderungen bei der Prozessintegration diskutiert.

Mehr anzeigen
  • Sprache:
  • Deutsch
  • ISBN:
  • 9783838126067
  • Einband:
  • Taschenbuch
  • Seitenzahl:
  • 216
  • Veröffentlicht:
  • 10. Juni 2011
  • Abmessungen:
  • 229x152x12 mm.
  • Gewicht:
  • 322 g.
  Versandkostenfrei
  Versandfertig in 1-2 Wochen.

Beschreibung von Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren

Mit dem Erreichen der Grenzen der konventionellen MOSFET-Skalierung werden neue Techniken untersucht, um die Leistungsfähigkeit der CMOS-Technologie dem bisherigen Trend folgend weiter zu steigern. Einer dieser Ansätze ist die Verwendung mechanischer Verspannungen im Transistorkanal. Mechanische Verspannungen führen zu Kristalldeformationen und ändern die elektronische Bandstruktur von Silizium, so dass n- und p-MOSFETs mit verspannten Kanälen erhöhte Ladungsträgerbeweglichkeiten und demzufolge eine gesteigerte Leistungsfähigkeit aufweisen. Die vorliegende Arbeit beschäftigt sich mit den Auswirkungen mechanischer Verspannungen auf die elektronischen Eigenschaften planarer Silicon-On-Insulator-MOSFETs für Höchstleistungsanwendungen sowie mit deren Optimierung und technologischen Begrenzungen. Die unterschiedlichen Konzepte zur Erzeugung der Verspannung werden kurz rekapituliert. Wesentliche Parameter für eine Erhöhung der Verspannung werden mit Hilfe von Experimenten und numerischen Simulationen bestimmt und technologische Herausforderungen bei der Prozessintegration diskutiert.

Kund*innenbewertungen von Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren



Ähnliche Bücher finden
Das Buch Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren ist in den folgenden Kategorien erhältlich:

Willkommen bei den Tales Buchfreunden und -freundinnen

Jetzt zum Newsletter anmelden und tolle Angebote und Anregungen für Ihre nächste Lektüre erhalten.