Große Auswahl an günstigen Büchern
Schnelle Lieferung per Post und DHL

CMOS Low Power Analysis

Über CMOS Low Power Analysis

In this thesis leakage reduction techniques like stack forcing, multiple threshold CMOS, variable threshold CMOS are explored, that mitigate leakage in circuits, operating in the active mode at various temperatures. Also, implications of technology scaling on the choice of techniques to mitigate total leakage are closely examined. The result is guidelines for designing low-leakage circuits in nanometer technology nodes. Logic gates in the 180nm, 130nm, 100nm and 70nm technology nodes are simulated and analyzed. Here delay analysis of various logic circuits are also examined.

Mehr anzeigen
  • Sprache:
  • Englisch
  • ISBN:
  • 9783844382778
  • Einband:
  • Taschenbuch
  • Seitenzahl:
  • 100
  • Veröffentlicht:
  • 1. Juni 2011
  • Abmessungen:
  • 152x229x6 mm.
  • Gewicht:
  • 159 g.
  Versandkostenfrei
  Versandfertig in 1-2 Wochen.
Verlängerte Rückgabefrist bis 31. Januar 2025

Beschreibung von CMOS Low Power Analysis

In this thesis leakage reduction techniques like stack forcing, multiple threshold CMOS, variable threshold CMOS are explored, that mitigate leakage in circuits, operating in the active mode at various temperatures. Also, implications of technology scaling on the choice of techniques to mitigate total leakage are closely examined. The result is guidelines for designing low-leakage circuits in nanometer technology nodes. Logic gates in the 180nm, 130nm, 100nm and 70nm technology nodes are simulated and analyzed. Here delay analysis of various logic circuits are also examined.

Kund*innenbewertungen von CMOS Low Power Analysis



Ähnliche Bücher finden
Das Buch CMOS Low Power Analysis ist in den folgenden Kategorien erhältlich:

Willkommen bei den Tales Buchfreunden und -freundinnen

Jetzt zum Newsletter anmelden und tolle Angebote und Anregungen für Ihre nächste Lektüre erhalten.